Микросхемы К561ИМ1, К176ИМ1 (CD4008A).
К561ИМ1, К176ИМ1 (CD4008A)
Микросхема К561ИМ1, К176ИМ1 (CD4008A) — это сумматор, содержащий четыре узла поразрядного суммирования (полные сумматоры) и параллельную схему ускоренного переноса (выход Свых). Такая структура повышает быстродействие многоразрядных арифметических узлов, состоящих из нескольких сумматоров К561ИМ1, К176ИМ1 (CD4008A). Сумматор имеет четыре пары входов АО, ВО — АЗ, ВЗ, на которые подаются два четырехразрядных слова А и В. От предшествующего сумматора на вход Свых можно принимать сигнал переноса. Кроме сигнала ускоренного переноса Свых на выходе сумматора присутствуют четыре разряда суммы S0 - S3.
Состояния сумматора К561ИМ1, К176ИМ1 (CD4008A) сведены в таблицу. Рассмотрим схему суммирования двух 16-разрядных слов АО — А15 и ВО - В15. В схеме два сумматора К561ИМ1, К176ИМ1 (CD4008A) работают как преобразователь двоично-десятичного кода формата 1 — 2 — 4 — 8 в двоичный, семиразрядный
Время tзд.р.ср сигнала от входов Ai, Bi к выходу Si, а также от выхода Свых до Si не более 325 нс (питание 10 В). Время установления высокого или низкого уровней сигнала на выходах суммы 550 нс. При напряжении Uи.п = 5 В значения этих временных параметров удваиваются.
Зарубежным аналогом микросхемы К561ИМ1 является микросхема CD4008A.
Напряжение питания | 3-15 В | Ток потребления при максимальном напряжении питания | 0,2 мА |
Выходной ток низкого уровня | 0,175 мА |
Выходной ток высокого уровня | 0,175 мА |
Время задержки распространения при включении от входа информации до выхода суммы | 2940 нс |
Время задержки распространения при включении от входа информации до выхода переноса | 1050 нс |
Время задержки распространения при выключении от входа информации до выхода суммы | 2940 нс |
Время задержки распространения при включении от входа информации до выхода переноса | 1050 нс |
Температура окружающей среды | -60...+85оС |
Корпус микросхемы | 402.16-23 |
Вход | Выход | |||
---|---|---|---|---|
Ai | Bi | Ciвх | Cвых | Si |
0 | 0 | 0 | 0 | 0 |
1 | 0 | 0 | 0 | 1 |
0 | 1 | 0 | 0 | 1 |
1 | 1 | 0 | 1 | 0 |
0 | 0 | 1 | 0 | 1 |
1 | 0 | 1 | 1 | 0 |
0 | 1 | 1 | 1 | 0 |
1 | 1 | 1 | 1 | 1 |