К155ЛП8, КМ155ЛП8 (74125)
Микросхемы К155ЛП8, КМ155ЛП8 (74125).
К155ЛП8, КМ155ЛП8 (74125)
Микросхема К155ЛП8 (74125) представляет собой 4 буферных элемента с общей шиной и тремя состояниями. На рисунке дана схема одного канала микросхемы К155ЛП8 (74125). Здесь напряжением низкого уровня, поданным на общий для сигнального входа и выхода вывод разрешения EI0, действие входа I инвертора запрещается, а выход Y переводится в состояние Z. Выходной стекающий ток низкого уровня Ioвых может достигать 70 мА.
Зарубежным аналогом микросхем К155ЛП8, КМ155ЛП8 являются микросхемы 74125, SN74125N, SN74125J.
Параметры логических элементов К155ЛП8 КМ155ЛП8 (74125)
1 |
Номинальное напряжение питания |
5В + 5% |
2 |
Выходное напряжение низкого уровня |
≤ 0,4 В |
3 |
Выходное напряжение высокого уровня |
≥ 2,4 В |
4 |
Напряжение на антизвонном диоде |
≥ -1,5 В |
5 |
Входной ток низкого уровня |
≤ -1,6 мА |
6 |
Входной ток высокого уровня |
≤ 0,04 мА |
7 |
Входной пробивной ток |
≤ 1 мА |
8 |
Ток короткого замыкания |
-28...-70 мА |
9 |
Ток потребления |
≤ 54 мА |
10 |
Выходной ток при запрещении (Iзвых) - ток, протекающий в выходной цепи схемы в третьем состоянии (отключение от нагрузки) |
≤ + 40 мА |
11 |
Потребляемая статическая мощность на один логический элемент |
≤ 70,9 мВт |
12 |
Время задержки распространения при включении |
≤ 18 нс |
13 |
Время задержки распространения при выключении |
≤ 13 нс |
14 |
Время задержки распространения сигнала запрещения в состоянии логического 0 |
≤ 13 нс |
15 |
Время задержки распространения сигнала запрещения в состоянии лог.1 (t1,3 - время, за которое ИС переходит из состояние 1 в третье состояние при подаче на управляющий вход сигнала запрешения |
≤ 9 нс |
16 |
Время задержки распространения сигнала разрешения в состоянии логического 0 |
≤ 25 нс |
17 |
Время задержки распространения сигнала разрешения в состоянии логической 1 |
≤ 17 нс |
|
Состояние микросхемы К155ЛП8, КМ155ЛП8 (74125)
Вход |
Выход |
E10 |
I |
Y |
Н |
Н |
Н |
Н |
В |
В |
В |
х |
Z |
|
ws
Серия 155
Микросхемы КМОП