Микросхема 7483 (74LS83).
7483
Описание
Микросхема 7483 (74LS83) содержит полный сумматор, который суммирует два 4-разрядных двоичных числа с учетом переноса.
Работа схемы
Первый операнд подается на входы микросхемы 7483 (74LS83) А1 — А4: младший разряд — на вход А1, старший — на вход А4.
Второй операнд подается на входы В1 — В4: младший разряд — на вход В1, старший — на вход В4.
Сумма обоих чисел формируется на выходах ∑1 —∑ 4: младший разряд — на выходе ∑1, старший — на выходе ∑4.
Когда результат суммирования превысит в десятичной системе счисления 15 (в двоичной системе — 1111), на выходе сигнала переноса С4 появляется 1.
Вход сигнала переноса С0 микросхемы 7483 (74LS83) должен быть заземлен на корпус, если используются только 4-разрядные числа.
Если же используется 8-разрядное число (четыре старших разряда), то вход С0 микросхемы 7483 (74LS83) соединяется с выходом С4 предшествующей ступени (младшие разряды).
По выполняемым функциям микросхема 7483 аналогична схеме 74283, однако имеет другое расположение выводов.
Применение
Быстрое суммирование двоичных чисел.
Производится следующая номенклатура микросхем: 7483, 74LS83.
Тип микросхемы | 7483 | 74LS83 |
---|---|---|
Стандартное время сложения , нс | 23 | 25 |
Ток потребления, мА | 62 | 19 |
Микросхемы
Микросхемы ТТЛ
Аналоги микросхем
Микросхемы КМОП
Микросхемы серии 40
Микросхемы серии 74 (7400-7450)
Микросхемы 7451-74100
7451 7452 7453 7454 74H54 7455 7456 7457 74607461 7462 7463 7464 7465 7468 7469 7470
7471 74L71 7472 7473 7474 7475 7476 7477 7478 7480
7481 7482 7483 7484 7485 7486 7487 7489 7490
7491 7492 7493 7494 7495 7496 7497 7498 7499 74100