Микросхема 74564

Микросхемы 74564, 74ALS564, 74F564, 74LS564.

Поиск по сайту

74564

74564, 74ALS564,  74F564,  74LS564 — 8-разрядный инвертирующий регистр на D-триггерах запускаемых фронтом тактового импульса (три состояния)

Описание

Микросхема 74564 содержит восемь D-триггеров, запускаемых фронтом тактового импульса, с выходами, которые имеют три состояния.

Работа схемы

Поступающие на входы D0 — D7 микросхемы 74564 данные записываются и хранятся в триггерах при перепаде напряжения с низкого уровня на высокий (положительный фронт импульса) на входе тактовых импульсов Clock.

Записанные в триггерах данные поступают на выходы Q микросхемы 74564 в инвертируемом виде, когда на вход OE (разрешение формирования выходных сигналов) подаётся напряжение низкого уровня. Если на этом входе устанавливается напряжение высокого уровня, то все выходы переходят в высокоомное (третье) состояние.

Входы микросхемы 74564 располагаются в той же самой последовательности, что и выходы — друг напротив друга, благодаря чему облегчается разводка печатных проводников на плате.

Микросхема 74564 аналогична микросхеме 74574, которая имеет прямые (не инверсные) выходы.

Применение

Буферный регистр хранения данных для шинно-ориентированных систем. Производится следующая номенклатура микросхем: 74ALS564, 74F564, 74LS564.

Технические данные


Тип микросхемы 74ALS564 74F564 74LS564
Максимальная тактовая частота, МГц 35 100 35
Время задержки прохождения сигнала, нс 9 6,6 16
Ток потребления, мА 14 55 27


Состояние микросхемы 74564


Входы Выход
Q
OE Clock D
0 фронт тактового импульса 0 1
0 фронт тактового импульса 1 0
0 0 X Нет изменений
1 X X Z






Яндекс.Метрика