Микросхема 74384

Микросхемы: 74384, 74F384, 74LS384.

Поиск по сайту

74384

74F384, 74LS384 -  8-разрядная параллельно-последовательная схема умножения

Описание

Микросхема 74384 представляет собой последовательный 8-разрядный 8х1 логический элемент, который умножает два числа, представленных в коде с дополнением до двух.

Работа схемы

8-разрядное слово-множимое через параллельные входы Х0 - Х7 микросхемы 74384 поступает в буферный регистр Х. Этот регистр управляется исключительно через асинхронный вход сброса Clear. При подаче на вход Clear напряжения низкого уровня происходит очистка регистра от прежней информации, и новые данные могут поступать в регистр. При поступлении на вход Clear напряжения высокого уровня буферный регистр запирается, и изменения состояний входов Х больше не оказывают на его работу никакого влияния.

Последовательный ввод слова-множителя происходит через вход Y микросхемы 74384 (начиная с самого младшего разряда). Произведение получают на выходе PROD (начиная с самого младшего разряда) при каждом перепаде напряжения на входе тактовых импульсов Clock с низкого уровня на высокий (положительный фронт тактового импульса). Выход К служит для расширения схемы при вводе длинных (многоразрядных) данных путём каскадного включения нескольких микросхем 74384. При этом на входе Mode (режим работы) микросхемы самого старшего разряда должно быть установлено напряжение низкого уровня, для всех остальных микросхем - напряжение высокого уровня.

Применение

Схемы умножения двоичных чисел, быстродействующая шино-ориентированная 8х8-разрядная схема умножения с регистром сдвига 74LS322. Производится следующая номенклатура микросхем: 74F384, 74LS384.



Технические данные 74384


Тип микросхемы 74F384 74LS384
Максимальная тактовая частота, МГц 100 25
Ток потребления, мА 60 91


Состояние микросхемы 74384


Входы Предыдущее состояние Выходы Функция
Clear Clock K M X Y Ya-1 SP
0 0 Старший каскад схемы умножения
CS H Каскадное включение микросхем
0 OP 0 0 Ввод новых множимых, сброс регистров
1 Разрешение работы схемы
1 фронт тактового импульса 0 0 AR Сдвиг регистра суммы
1 фронт тактового импульса 0 1 AR Сложение множимого с суммой и сдвиг регистра суммы
1 фронт тактового импульса 1 0 AR Сложение множимого с суммой и сдвиг регистра суммы
1 Сложение множимого с суммой и сдвиг регистра суммы 1 1 AR Сдвиг регистра суммы


CS — соединение с выходом PROD
OP — буферный регистр Х открыт для приёма новых данных
AR — вывод информации в соответствии с алгоритмом






Яндекс.Метрика