Микросхемы: 74384, 74F384, 74LS384.
74384
Описание
Микросхема 74384 представляет собой последовательный 8-разрядный 8х1 логический элемент, который умножает два числа, представленных в коде с дополнением до двух.
Работа схемы
8-разрядное слово-множимое через параллельные входы Х0 - Х7 микросхемы 74384 поступает в буферный регистр Х. Этот регистр управляется исключительно через асинхронный вход сброса Clear. При подаче на вход Clear напряжения низкого уровня происходит очистка регистра от прежней информации, и новые данные могут поступать в регистр. При поступлении на вход Clear напряжения высокого уровня буферный регистр запирается, и изменения состояний входов Х больше не оказывают на его работу никакого влияния.
Последовательный ввод слова-множителя происходит через вход Y микросхемы 74384 (начиная с самого младшего разряда). Произведение получают на выходе PROD (начиная с самого младшего разряда) при каждом перепаде напряжения на входе тактовых импульсов Clock с низкого уровня на высокий (положительный фронт тактового импульса). Выход К служит для расширения схемы при вводе длинных (многоразрядных) данных путём каскадного включения нескольких микросхем 74384. При этом на входе Mode (режим работы) микросхемы самого старшего разряда должно быть установлено напряжение низкого уровня, для всех остальных микросхем - напряжение высокого уровня.
Применение
Схемы умножения двоичных чисел, быстродействующая шино-ориентированная 8х8-разрядная схема умножения с регистром сдвига 74LS322. Производится следующая номенклатура микросхем: 74F384, 74LS384.
Тип микросхемы | 74F384 | 74LS384 |
---|---|---|
Максимальная тактовая частота, МГц | 100 | 25 |
Ток потребления, мА | 60 | 91 |
Входы | Предыдущее состояние | Выходы | Функция | |||||
---|---|---|---|---|---|---|---|---|
Clear | Clock | K | M | X | Y | Ya-1 | SP | |
0 | 0 | Старший каскад схемы умножения | ||||||
CS | H | Каскадное включение микросхем | ||||||
0 | OP | 0 | 0 | Ввод новых множимых, сброс регистров | ||||
1 | Разрешение работы схемы | |||||||
1 | ![]() |
0 | 0 | AR | Сдвиг регистра суммы | |||
1 | ![]() |
0 | 1 | AR | Сложение множимого с суммой и сдвиг регистра суммы | |||
1 | ![]() |
1 | 0 | AR | Сложение множимого с суммой и сдвиг регистра суммы | |||
1 | Сложение множимого с суммой и сдвиг регистра суммы | 1 | 1 | AR | Сдвиг регистра суммы |
CS — соединение с выходом PROD OP — буферный регистр Х открыт для приёма новых данных AR — вывод информации в соответствии с алгоритмом |
Микросхемы
Микросхемы ТТЛ
Аналоги микросхем
Микросхемы КМОП
Микросхемы серии 40
Микросхемы серии 74 (7400-7450)
Микросхемы серии 74 (7451-74100)
Микросхемы серии 74 (74101-74150)
Микросхемы серии 74 (74151-74200)
Микросхемы серии 74 (74201-74299)
Микросхемы 74301-74399
74301 74319 74320 74321 74322 74323 74324 74325 74326 74327 74340 74341 74344 74347 74348 7435074351 74352 74353s 74354 74355 74356 74357 74363 74364 74365 74366 74367 74368 74373 74374 74375 74376 74377 74378 74379 74381 74382 74384 74385 74386 74390 74393 74395 74396 74398 74399