Микросхема 74357.
74357
Описание
Микросхема 74357 содержит селектор данных, который выделяет из восьми входных сигналов один с помощью трёхразрядного двоичного кода. Как информационные, так и адресные входы имеют буферный регистр. Выходы имеют открытый коллектор.
Работа схемы
Выбор необходимого информационного входа D0 — D7 микросхемы 74357 происходит через адресные входы А0 — А2 при поступлении на них двоичного кода. При этом на управляющий вход регистра адреса AC должно быть подано напряжение низкого уровня. Тогда выделенный на входе сигнал появляется на прямом выходе Q и на инверсном Q. Но это происходит лишь в том случае, когда разрешено формирование выходных сигналов, то есть когда на входах E1 и E2 микросхемы 74357 формируется напряжение низкого уровня, а на входе Е3 — высокого уровня. Если же на входах Е1 или Е2 формируется напряжение высокого уровня или на входе Е3 — низкого, то оба выхода Q и Q отключаются от цепи питания +5 В (внешнее сопротивление между выходом и цепью питания не используется).
Если на вход Clock (вывод 9) микросхемы 74357 поступает напряжение высокого или низкого уровня, то на выходах появляются те данные (выбор данных происходит через адресные входы А0 — A2), которые поступили на входы D0 — D7 непосредственно перед последним перепадом напряжения на управляющем входе АC с низкого уровня на высокий.
Если на управляющий вход АС микросхемы 74357 подаётся напряжение высокого уровня, то адрес, поступивший на адресные входы А0 — А2, сохраняется в буферном регистре. Регистр адреса снова становится прозрачным, когда на управляющем входе АC устанавливается напряжение низкого уровня.
Применение
Мультиплексор, адресный дешифратор, усройство для последовательной передачи данных. Производится следующая номенклатура микросхем: 74LS357.
Тип микросхемы | 74LS357 | Максимальное выходное напряжение, В | 5,5 |
---|---|
Время задержки прохождения сигнала, нс | 15 |
Ток потребления, мА | 29 |
Входы | Выходы | Примечание | |||||||
---|---|---|---|---|---|---|---|---|---|
Адрес | Управление | Q | Q | ||||||
A2 | A1 | A0 | DC | E1 | E2 | E3 | |||
X | X | X | X | 1 | X | X | Z | Z | Выходы в высокоомном состоянии |
X | X | X | X | X | 1 | X | Z | Z | |
X | X | X | X | X | X | 0 | Z | Z | |
0 | 0 | 0 | ![]() |
0 | 0 | 1 | D0 | D0 | Новые данные поступают в буферный регистр |
0 | 0 | 1 | ![]() |
0 | 0 | 1 | D1 | D1 | |
0 | 1 | 0 | ![]() |
0 | 0 | 1 | D2 | D2 | |
0 | 1 | 1 | ![]() |
0 | 0 | 1 | D3 | D3 | |
1 | 0 | 0 | ![]() |
0 | 0 | 1 | D4 | D4 | |
1 | 0 | 1 | ![]() |
0 | 0 | 1 | D5 | D5 | |
1 | 1 | 0 | ![]() |
0 | 0 | 1 | D6 | D6 | |
1 | 1 | 1 | ![]() |
0 | 0 | 1 | D7 | D7 | |
0 | 0 | 0 | 1,0 или ![]() |
0 | 0 | 1 | D0n | D0n | Состояние регистра не меняется |
0 | 0 | 1 | 1,0 или ![]() |
0 | 0 | 1 | D1p | D1p | |
0 | 1 | 0 | 1,0 или ![]() |
0 | 0 | 1 | D2p | D2p | |
0 | 1 | 1 | 1,0 или ![]() |
0 | 0 | 1 | D3p | D3p | |
1 | 0 | 0 | 1,0 или ![]() |
0 | 0 | 1 | D4p | D4p | |
1 | 0 | 1 | 1,0 или ![]() |
0 | 0 | 1 | D5p | D5p | |
1 | 1 | 0 | 1,0 или ![]() |
0 | 0 | 1 | D6p | D6p | |
1 | 1 | 1 | 1,0 или ![]() |
0 | 0 | 1 | D7p | D7p |
D0 — D7 - данные на входах D0 — D7 в момент положительного фронта тактового импульса D0p — D7p - данные, записанные в буферный регистр при последнем положительном фронте тактового импульса. |
Микросхемы
Микросхемы ТТЛ
Аналоги микросхем
Микросхемы КМОП
Микросхемы серии 40
Микросхемы серии 74 (7400-7450)
Микросхемы серии 74 (7451-74100)
Микросхемы серии 74 (74101-74150)
Микросхемы серии 74 (74151-74200)
Микросхемы серии 74 (74201-74299)
Микросхемы 74301-74399
74301 74319 74320 74321 74322 74323 74324 74325 74326 74327 74340 74341 74344 74347 74348 7435074351 74352 74353s 74354 74355 74356 74357 74363 74364 74365 74366 74367 74368 74373 74374 74375 74376 74377 74378 74379 74381 74382 74384 74385 74386 74390 74393 74395 74396 74398 74399