Микросхема 74354.
74354
Описание
Микросхема 74354 содержит селектор данных, который выделяет из восьми входных сигналов один с помощью трёхразрядного двоичного кода. Как информационные, так и адресные входы имеют буферный регистр. Выходы могут переводиться в высокоомное (третье) состояние.
Работа схемы
Выбор необходимого информационного входа D0 - D7 микросхемы 74354 происходит через адресные входы А0 — А2 при поступлении на них двоичного кода. При этом на управляющий вход регистра адреса АС, как и на управляющий вход данных DC, должно быть подано напряжение низкого уровня. Тогда выделенный сигнал появляется на прямом выходе Q и на инверсном Q. Но это происходит лишь в том случае, когда разрешено формирование выходных сигналов, когда на разрешающих входах Е1 и Е2 микросхемы 74354 устанавливается напряжение низкого уровня, а на входе Е3 - высокого уровня. Если же на входах Е1 или Е2 формируется напряжение высокого уровня или на входе Е3 низкого, то оба выхода Q и Q переходят в высокоомное (третье) состояние.
Если на управляющий вход данных DC микросхемы 74354 поступает напряжение высокого уровня, то на выходах появляются данные (выбор данных происходит через адресные входы А0 - А2), которые поступили на входы D0 - D7 непосредственно перед последним перепадом перепадом напряжения на входе DC с низкого уровня на высокий.
Если на управляющий вход АС микросхемы 74354 подаётся напряжение высокого уровня, то адрес, поступивший на адресные входы А0 - А2, сохраняется в регистре адреса. Регистр адреса и буферный регистр для входных данных снова становятся прозрачными, когда на управляющем входе АС устанавливается напряжение низкого уровня.
Применение
Мультиплексор, адресный дешифратор, устройство для последовательной передачи данных. Производится следующая номенклатура микросхем: 74LS354.
Тип микросхемы | 74LS354 |
---|---|
Время задержки прохождения сигнала, нс | 15 |
Ток потребления, мА | 29 |
Входы | Выходы | Примечание | |||||||
---|---|---|---|---|---|---|---|---|---|
Адрес | Управление | Q | Q | ||||||
A2 | A1 | A0 | DC | E1 | E2 | E3 | |||
X | X | X | X | 1 | X | X | Z | Z | Выходы в высокоомном состоянии |
X | X | X | X | X | 1 | X | Z | Z | |
X | X | X | X | X | X | 0 | Z | Z | |
0 | 0 | 0 | 1 | 0 | 0 | 1 | D0 | D0 | Буферный регистр прозрачен |
0 | 0 | 1 | 1 | 0 | 0 | 1 | D1 | D1 | |
0 | 1 | 0 | 1 | 0 | 0 | 1 | D2 | D2 | |
0 | 1 | 1 | 1 | 0 | 0 | 1 | D3 | D3 | |
1 | 0 | 0 | 1 | 0 | 0 | 1 | D4 | D4 | |
1 | 0 | 1 | 1 | 0 | 0 | 1 | D5 | D5 | |
1 | 1 | 0 | 1 | 0 | 0 | 1 | D6 | D6 | |
1 | 1 | 1 | 1 | 0 | 0 | 1 | D7 | D7 | |
0 | 0 | 0 | 0 | 0 | 0 | 1 | D0n | D0n | Новые данные хранятся в буферном регистре |
0 | 0 | 1 | 0 | 0 | 0 | 1 | D1n | D1n | |
0 | 1 | 0 | 0 | 0 | 0 | 1 | D2n | D2n | |
0 | 1 | 1 | 0 | 0 | 0 | 1 | D3n | D3n | |
1 | 0 | 0 | 0 | 0 | 0 | 1 | D4n | D4n | |
1 | 0 | 1 | 0 | 0 | 0 | 1 | D5n | D5n | |
1 | 1 | 0 | 0 | 0 | 0 | 1 | D6n | D6n | |
1 | 1 | 1 | 0 | 0 | 0 | 1 | D7n | D7n |
D0 — D7 - Текущие уровни напряжения на входах D0 — D7 D0n — D7n - уровни напряжения на входах D0 — D7 перед перепадом уровня на входе DC с высокого на низкий. |
Микросхемы
Микросхемы ТТЛ
Аналоги микросхем
Микросхемы КМОП
Микросхемы серии 40
Микросхемы серии 74 (7400-7450)
Микросхемы серии 74 (7451-74100)
Микросхемы серии 74 (74101-74150)
Микросхемы серии 74 (74151-74200)
Микросхемы серии 74 (74201-74299)
Микросхемы 74301-74399
74301 74319 74320 74321 74322 74323 74324 74325 74326 74327 74340 74341 74344 74347 74348 7435074351 74352 74353s 74354 74355 74356 74357 74363 74364 74365 74366 74367 74368 74373 74374 74375 74376 74377 74378 74379 74381 74382 74384 74385 74386 74390 74393 74395 74396 74398 74399