Микросхема 74114

Микросхемы: 74ALS114, 74AS114, 74F114, 74LS114, 74S114 .

Поиск по сайту

74114

Микросхемы: 74ALS114, 74AS114, 74F114, 74LS114, 74S114 - два JК-триггера с раздельными входами установки

Описание

Микросхема 74114 содержит два отдельных JК-триггера с раздельными входами установки, общим входом тактовых импульсов и общим входом сброса. Запуск триггеров происходит по отрицательному фронту тактового импульса.

Работа схемы

Если на вход тактовых импульсов Clock микросхемы 74114 подается напряжение высокого уровня, то данные поступают на входы обоих триггеров. До тех пор пока на входе тактовых импульсов сохраняется напряжение высокого уровня, напряжение на входах J и К может меняться.

Входные данные поступают на выходы микросхемы 74114 при перепаде напряжения на общем входе тактовых импульсов (вывод 13) с высокого уровня на низкий (отрицательный фронт).

Когда на входы J и К микросхемы 74114 одновременно подается напряжение высокого уровня, триггер переключается из одного состояния в другое при каждом отрицательном фронте тактового импульса, благодаря чему возможно деление частоты на 2 (два устойчивых состояния).

Входы установки Preset и общий вход сброса Clear микросхемы 74114 работают асинхронно, то есть независимо от всех других входов. Если на вход Preset подается напряжение низкого уровня, то на выходе Q соответствующего триггера устанавливается напряжение высокого уровня. Если на вход сброса Clear подается напряжение низкого уровня, то и на выходах Q обоих триггеров формируется такое напряжение.

Аналог микросхемы 74114 это микросхема 7478, однако она имеет другое расположение выводов.

Применение

Регистры, счётчики и схемы управления.

Производится следующая номенклатура микросхем: 74ALS114, 74AS114, 74F114, 74LS114, 74S114.


Технические данные


Тип микросхемы 74ALS114 74AS114 74F114 74LS114 74S114
Максимальная рабочая частота, МГц 30 175 125 30 80
Время задержки прохождения сигнала, нс 10,5 3,5 4 15 4,5
Ток потребления, мА 1,2 19 12 4 30


Состояние микросхемы 74114


Входы Выходы
Preset Clear Clock J K Q Q
0 1 X X X 1 0
1 0 X X X 0 1
0 0 X X X 1* 1*
1 1 спад тактового импульса 0 0 Без изменений
1 1 спад тактового импульса 0 1 0 1
1 1 спад тактового импульса 1 0 1 0
1 1 спад тактового импульса 1 1 Переключение по тактовому импульсу
1 1 0 X X Без изменений
1 1 1 X X Без изменений
1 1 фронт тактового импульса X X Без изменений
* - неустойчивое состояние













Яндекс.Метрика