Микросхема 74103

Микросхемы 74103, 74L103, 74H103.

Поиск по сайту

74103

Микросхемы 74L103, 74H103 - два JK-триггера с входами сброса

Описание

Микросхема 74103 содержит два отдельных JK-триггера, причем каждый триггер имеет свой собственный вход тактовых импульсов и вход сброса.

Работа схемы

Если на вход тактовых импульсов одного из триггеров микросхемы 74103 подается напряжение высокого уровня, то входы отпираются и данные поступают на входы триггера. До тех пор пока на входе тактовых импульсов микросхемы 74103 сохраняется напряжение высокого уровня, данные на входах могут меняться. Входные данные запоминаются триггером при перепаде напряжения на входе тактовых импульсов с высокого уровня на низкий (отрицательный фронт).

Когда на вход J и К микросхемы 74103 одновременно подаётся напряжение высокого уровня, триггер переключается из одного состояния в другое при каждом отрицательном фронте тактового импульса, благодаря чему возможно деление частоты на 2 (два устойчивых состояния).

Входы сброса Clear микросхемы 74103 работают асинхронно, то есть независимо от всех других входов. Если на вход сброса Clear подается напряжение низкого уровня, то и на выходе Q триггера устанавливается такое же напряжение.

Применение

Регистры, счётчики, схемы управления.

Производится следующая номенклатура микросхем: 74L103, 74H103.


Технические данные


Тип микросхемы 74H102
Максимальная рабочая частота, МГц 40
Время задержки прохождения сигнала, нс 13
Ток потребления, мА 40


Состояние микросхемы 74103


Входы Выходы
Clear Clock J K Q Q
0 X X X 0 1
1 спад тактового импульса 0 0 Без изменений
1 спад тактового импульса 0 1 0 1
1 спад тактового импульса 1 0 1 0
1 спад тактового импульса 1 1 Переключение по тактовому импульсу
1 0 X X Без изменений
1 1 X X Без изменений
1 фронт тактового импульса X X Без изменений













Яндекс.Метрика