4560, 4561
Описание
Микросхема 4560 представляет собой десятичный сумматор. Микросхема 4561 представляет собой дополнительное устройство (комплементер) к микросхеме 4560 для осуществления oпeрации десятичного вычитания. С помощью микросхем 4560 и 4561 можно построить десятичное вычитающее устройство.
Предельные значения параметров микросхемы 4560, 4561
Напряжение питания, В |
3...18 |
Входное напряжение, В |
+2,5...+18,5 |
Входные или выходные токи, мА |
10 |
Мощность рассеяния на один корпус, мВт |
500 |
Температура хранения, С° |
-65...+150 |
Электрические параметры микросхем 4560, 4561
Параметр |
+25°С |
Выходное напряжение "0", В |
Uп=+5В |
0,05 |
Uп=+10В |
0,05 |
Uп=+15В |
0,05 |
Выходное напряжение "1", В |
Uп=+5В |
4,95 |
Uп=+10В |
9,95 |
Uп=+15В |
14,95 |
Входной ток, мкА |
Uп=+15В |
+0,1 |
Ток потребления (макс) в состоянии покоя, мкА |
Uп=+5В |
5 |
Uп=+10В |
10 |
Uп=+15В |
20 |
Выходной ток, мА |
Uп=+5В |
(1,68 мкА/кГц)f+Idd |
Uп=+10В |
(3,35 мкА/кГц)f+Idd |
Uп=+15В |
(5,03 мкА/кГц)f+Idd |
С - ёмкость нагрузки на выходе
Временные и частотные параметры микросхемы 4560, 4561
Параметр |
Мин. |
Тип. |
Макс. |
Длительности фронтов по выходам , нс |
(1,5 нс/пФ)С+25 нс |
Uп=+5В |
— |
100 |
200 |
(0,75 нс/пФ)С+12,5 нс |
Uп=+10В |
— |
50 |
100 |
(0,55 нс/пФ)С+12,5 нс |
Uп=+15В |
— |
40 |
80 |
Время задержки фронта импульса от входа до выхода, нс |
(1,7 нс/пФ)С+665 нс |
Uп=+5В |
— |
220 |
240 |
(0,66 нс/пФ)С+297 нс |
Uп=+10В |
— |
95 |
190 |
(0,5 нс/пФ)С+195 нс |
Uп=+15В |
— |
70 |
140 |
Состояние микросхемы 4561
Z |
COMP |
COMP |
F1 |
F2 |
F3 |
F4 |
Режим |
0 |
0 |
0 |
A1 |
A2 |
A3 |
A4 |
Прямой |
0 |
0 |
1 |
Тот же пропуск |
0 |
1 |
1 |
То же со входа |
0 |
1 |
0 |
A1 |
A2 |
A2, A3+A2, A3 |
A2, A3, A4 |
Комплементер |
1 |
X |
X |
0 |
0 |
0 |
0 |
Нуль |
X - безразлично
Состояние микросхемы 4560
Входы |
Выходы |
A4 |
A3 |
A2 |
A1 |
B4 |
B3 |
B2 |
B1 |
Cin |
Cout |
S4 |
S3 |
S2 |
S1 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
1 |
0 |
0 |
0 |
0 |
1 |
1 |
0 |
1 |
0 |
0 |
0 |
0 |
1 |
1 |
1 |
0 |
1 |
0 |
0 |
0 |
0 |
1 |
1 |
1 |
0 |
1 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
1 |
0 |
1 |
1 |
1 |
0 |
1 |
1 |
1 |
0 |
0 |
1 |
1 |
0 |
0 |
1 |
0 |
0 |
0 |
0 |
1 |
0 |
1 |
0 |
1 |
0 |
1 |
0 |
1 |
0 |
1 |
1 |
0 |
1 |
0 |
0 |
0 |
0 |
1 |
0 |
1 |
0 |
0 |
1 |
0 |
0 |
1 |
1 |
0 |
0 |
1 |
1 |
1 |
1 |
0 |
0 |
1 |
Режим комплементера (Z=0, COMP=1, COMP=0) микросхема 4561
Входы |
Выходы |
Десятичный эквивалент входа |
A1 |
A2 |
A3 |
A4 |
Десятичный эквивалент выхода |
F1 |
F2 |
F3 |
F4 |
0 |
0 |
0 |
0 |
0 |
9 |
1 |
0 |
0 |
1 |
1 |
0 |
0 |
0 |
1 |
8 |
1 |
0 |
0 |
0 |
2 |
0 |
0 |
1 |
0 |
7 |
0 |
1 |
1 |
1 |
3 |
1 |
0 |
1 |
1 |
6 |
0 |
1 |
1 |
0 |
4 |
1 |
1 |
0 |
0 |
5 |
0 |
1 |
0 |
1 |
5 |
1 |
1 |
0 |
1 |
4 |
0 |
1 |
0 |
0 |
6 |
1 |
1 |
1 |
0 |
3 |
0 |
0 |
1 |
1 |
7 |
1 |
1 |
1 |
1 |
2 |
0 |
0 |
1 |
0 |
8 |
1 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
1 |
9 |
1 |
0 |
0 |
1 |
0 |
0 |
0 |
0 |
0 |
10 |
1 |
0 |
1 |
0 |
7 |
0 |
1 |
1 |
1 |
11 |
1 |
0 |
1 |
1 |
6 |
0 |
1 |
1 |
0 |
12 |
1 |
1 |
0 |
0 |
5 |
0 |
1 |
0 |
1 |
13 |
1 |
1 |
0 |
1 |
4 |
0 |
1 |
0 |
0 |
14 |
1 |
1 |
1 |
0 |
3 |
0 |
1 |
1 |
1 |
15 |
1 |
1 |
1 |
1 |
2 |
0 |
0 |
1 |
0 |
Последние шесть значений не являются разрешёнными и приведены для справки. Режим сложения десятичных чисел имеет место при ZERO = 0 и ADD/SUBTRACT = 0, режим вычитания при ZERO = 0, ADD/SUBTRACT = 1. При ZERO = 1 на выход выводится число В.