Триггерные схемы.
Триггерные схемы.
![]() |
![]() |
![]() |
Триггер — логическое устройство, способное хранить 1 бит данных. К триггерным принято относить все устройства, имеющие два устойчивых состояния. В основе любого триггера находится кольцо из двух инверторов. Общепринято это кольцо изображать в виде так называемой защелки. Принципиальная схема простейшего триггера-защелки, выполненного на двух инверторах резисторно-транзисторной логики, дана на рисунке . Цепи входного управления у этой защелки нет.
После подачи на триггер напряжения питания состояния его транзисторов могут быть равновероятны: либо насыщен транзистор VT1, а VТ2 находится в состоянии отсечки, либо наоборот. Эти состояния устойчивы. Защелка не может работать как мультивибратор. Пусть по каким-то причинам при включении питания на коллекторе одного из транзисторов, например VTI, коллекторное напряжение снижается, тем самым уменьшается базовый ток IБ2 транзистора VТ2, следовательно, падает и сила его коллекторного тока IК2. Из-за этого на коллекторе VT2 напряжение Uи.п - IK2RK2 должно повыситься. Если это так, то должен еще быстрее возрастать базовый ток 1 транзистора VTI, ускоряя его переход к состоянию насыщения. Этот процесс идет быстро, лавинообразно. Он называется регенеративным. Процесс окончится, когда перестанет изменяться коллекторный ток транзистора VTI и он перейдет в состояние насыщения. Транзистор VT2 окажется в состоянии отсечки.
Дальнейшее изменение токов IK1 и IK2 станет невозможным. Поскольку защелка симметрична, выключая и включая питание Uи.п можно получить один из двух вариантов устойчивого состояния транзисторов в защелке. Если считать что напряжение низкого уровня соотвегсТвует логическому О, обнаруживаем, что запись данных в защелку способом включения и выключения питания даст равновероятный, а поэтому неопределенный результат: 1,0 или 0,1. Однозначную запись 1 бита информации в защелку можно осуществить, если снабдить ее цепями управления и запуска.
В настоящее время существует много разновидностей триггерных схем. Все они появились как результат разработки новых цепей запуска. Для записи данных, т.е. переключения состояния триггера, могут использоваться: статический запуск уровнями напряжения, запуск только одним, положительным или отрицательным перепадом импульса, а также запуск полным тактовым импульсом, когда используются его фронт и срез. Известны триггеры с подачей запускающего перепада через конденсатор, т.е. импульсный запуск только по переменной составляющей тактовой последовательности. На рисунках покказаны схемы взаимного преобразования триггеров.
Среди микросхем КМОП присутствуют все типы триггеров: RS, D и JK . Наиболее популярны D-триггеры, причем в микросхемах ТМ1 и ТМ2 их содержится по два, а в ТМЗ — четыре. Микросхема ТВ1 содержит два наиболее универсальных JK-триггера.